本卷须知Р2. 电源的电压的极性千万不能接反。Р3. CMOS电路要求输入信号幅度不能超过VDD~VSS。Р4. 对多余输入端的处理。对CMOS电路,多余的输入端不能悬空;对TTL电路,对多余的输入端允许悬空。Р5. 多余的输出端,应该悬空处理,决不允许直接接到VDD或VSS 。Р2022/6/1Р6РР6. 由于CMOS电路输入阻抗高,容易受静电感应发生击穿,除电路内部设置保护电路外,在使用和存放时应注意静电屏蔽 。Р7. 多型号的数字电路它们之间可以直接互换使用,但有些引脚功能、封装形式一样的IC,电参数有一定差异,互换时应注意。Р8. 注意设计工艺,增强抗干扰措施。在设计印刷线路板时,应防止引线过长,要把电源线设计得宽一些,地线要进展大面积接地,这样可减少接地噪声干扰。在CMOS逻辑系统设计中,应尽量减少电容负载。Р2022/6/1Р7РР9.2.1 集成逻辑门电路及应用Р〔1〕常用逻辑门电路图形符号Р9.2 集成门电路和中规模组合逻辑电路Р1. 集成逻辑门电路Р1) 与非门РAРBР&Р2) 或非门РAРBР≥1Р2022/6/1Р8РР3) 与门Р4) 或门РAРBР&РAРBР≥1Р5) 非门Р6) 与或非门РAРBР&РCРDР≥1РРAР1Р2022/6/1Р9РР7)异或门РРAРBР=1Р〔2〕反相器与缓冲器Р74LS04、 CD4069管脚排列图Р14РVCCР13Р12Р11РР9Р8Р6AР7Р6Р5Р4Р3Р2Р1Р6YР5AР5YР4AР4YР1AР1YР2AР2YР3AР3YРGNDР1Р1Р1Р1Р1Р1Р74LS04Р10Р14РVDDР13Р12Р11Р10Р9Р8Р6AР7Р6Р5Р4Р3Р2Р1Р6YР5AР5YР4AР4YР1AР1YР2AР2YР3AР3YРVSSР1Р1Р1Р1Р1Р1РCD4069Р2022/6/1Р10