全文预览

电工电子综合《课程设计》说明书-数字时钟设计

上传者:相惜 |  格式:docx  |  页数:24 |  大小:505KB

文档介绍
码管显示时、分、秒采用数字显示。显示时间从00:00:00到23:59:59;Р③能够实现对分、时的校正;Р④整点报时功能Р2、方案设计Р2.1 设计思路Р 数字电子钟由信号发生器、“时、分、秒”计数器、译码器及显示校时电路、整点报时电路等组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用555构成的振荡器加分频器来实现。将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天24h的累计。译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位LED显示器显示出来。整点报时电路是根据计时系统的输出状态产生一个脉冲信号,然后去触发音频发生器实现报时。校时电路是来对“时、分、秒”显示数字进行校对调整。其数字电子钟系统框图如下:Р数字电子钟系统Р2.2设计方案:Р方案1(小组方案)Р方案2(个人方案)Р2.3方案比较:Р相同点:都是基于74LS90的数字钟设计方案,都拥有计时、校时、整点报时等功能。Р不同点:Р方案设计方向不同,方案1面向实物,因而在实际连接时更容易实现,而方案2则比较难以实现。Р校时电路设计思路不同,方案1校时电路利用74LS157选择器实现进位信号与连续脉冲信号的选择,选择进位信号时电路正常计时,选择脉冲信号时可进行校时。而方案2中校时电路利用单刀双掷开关切换输入高低电平自制脉冲,从而达到校时的目的。Р整点报时电路设计不同,小组方案的报时电路会在接近整点的59分51秒到59秒,每隔一秒报时一次。个人方案中报时电路只会在00分00秒报时。Р方案选择:Р显然方案1优于方案2,因而更适合来作为实物连接方案。

收藏

分享

举报
下载此文档