全文预览

数字电子课程设计数字电子时钟完整版

上传者:梦溪 |  格式:doc  |  页数:23 |  大小:0KB

文档介绍
图 2 系统原理图Р用555电路构成的1KHz多谐振荡器,调节电阻R3可以改变输出信号频率。74LS160是二,五,十进制同步加法器,用三片74LS90构成三级十分频器,将1KHz矩形波分频得到1Hz基准秒计时信号。由于74LS160是十进制计数器,分别将个位接成十进制计数器,十位接成六进制计数器,分别将个位的RCO输出端接十位的9脚端,就构成60进制计数器,用两个相同的60进制计数器分别做作为秒,分计时,并在个位和十位输出端接上数码显示管显示小时计数器直接采用整体反馈清零法构成24进制计数器。Р工作原理:振荡电路产生的1KHZ脉冲信号经三级十分频电路分频后产生的1HZ脉冲信号输入74LS90N连成的60进制秒计数器,再由秒计数器每60秒进位输出给Р60进制分钟计数器,分钟计数器满60后产生进位信号输入给24进制小时计数器,从而实现24小时制电子钟的功能。Р3.3 单元电路设计Р 3.3.1单元电路工作原理Р 1、时功能 24进制计数器,如图3所示。Р图 3 24进制计数器Р说明:采用同步时序信号控制,用个位的进位端控制十位的使能端,当个位有进位时,芯片工作,输入十位的脉冲信号有效,当十位为Р2,个位为3的时候,同时给两个芯片的预置端一个有效信号,使之清零。Р 2、分秒功能60进制计数器,如图4所示。Р图 4 60进制计数器Р说明:采用异步时序电路控制,在十位计数到5时,下一个脉冲一到来就置数。Р74LS160构成的60进制计数器和24进制计数器如图3和图4所示。Р秒、分、时分别为60、60和24进制计数器。秒、分均为六十进制,即显示00~59,它们的个位为十进制,十位为六进制。Р3、晶体振荡器电路图如图5所示。Р 图 5 晶体振荡电路Р555电路构成的1KHz多谐振荡器原理如图5所示。调节电阻R2可以改变输出信号频率,用以得到所需的信号频率。Р4、分频器电路,如图6所示。

收藏

分享

举报
下载此文档