全文预览

数字电路课程设计--数字电子钟逻辑电路设计

上传者:非学无以广才 |  格式:doc  |  页数:16 |  大小:1482KB

文档介绍
CD码—七段码译码器,电源电压范围:3V~18V。Р晶振:32768Hz的晶振经过15分频可以得到1Hz的信号。Р单元电路设计РQ0 Q1 Q2 Q3 状态表РQ0РQ1РQ2РQ3РYР0Р0Р0Р0Р0Р1Р0Р0Р0Р1Р0Р1Р0Р0Р2Р1Р1Р0Р0Р3Р0Р0Р1Р0Р4Р1Р0Р1Р0Р5Р0Р1Р1Р0Р6Р1Р1Р1Р0Р7Р0Р0Р0Р1Р8Р1Р0Р0Р1Р9РQ3Q2Q1Q0分别对应74HC161芯片的11、12、13、14引脚,24、60进制都要拆开为十位和个位显示。Р1、晶振电路Р该电路产生1Hz和4Hz时钟信号,连接到CD4060上,2引脚输出4Hz,3引脚输出2Hz。3引脚的输出经芯片二分频后得到1Hz的秒脉冲信号,2引脚设计为校正时钟的信号。Р2、日和时电路Р小时是二十四进制,个位是0、1时是十进制的计数,小时个位接11、14引脚与非后成为置位端,十进制的9端接高电平,1端使能端和个位的1端连接,时为23Р时进位时置位。小时的个位12和十位的13端口与非成为时的个位十位使能端。周是让6端日的进位接到74HC161的2端时钟线,日的74HC161芯片1端直接置1直接接12、13与非后的信号接到9端置位端。Р3、秒、分电路Р2Hz输出经芯片二分频后,得到秒脉冲信号,经开关后与74HC161的2端口时钟信号连接。秒个位是十进制0—9。Q0Q1Q2Q3引脚代表8421码。74HC161的11、14端与非后做秒的十位时钟信号输入和自身置位输入,Q0Q3与非做秒的十位。以秒的十位进位作为74HC161的2端时钟信号。Р五、电路图?Р(1)整体电路Р(2)晶振电路Р图中CD406014为分频,74HC74为二分频。Р(3)秒、分电路Р(4)时、日电路Р六、组装与调试Р分为3个板,时、日模块,分、秒模块和晶振模块。所用仪器为单片机开发板一块和数字万用表。

收藏

分享

举报
下载此文档