全文预览

电子技术课程设计数字钟

上传者:似水流年 |  格式:doc  |  页数:17 |  大小:0KB

文档介绍
脚接到四输入与非门中,此时四个脚输入全为高电平,与非门输出为低电平,与非门的输出接到U1、U2的置数端,置数端接入低电平有效,此时U1、U2置数工作,U1、U2置数输入为相应芯片上的预置数输入端的值,由于U1、U2的预置数输入端接地,即预置数为0000,此时计数器清零,又开始重新计数。下图为六十进制计数器原理图Р图4 六十进制计数器原理图Р3.2、二十四进制计数器Р二十四进制计数器原理与六十进制计数器原理相似,只不过与非门采用的是三输入与非门,因为二十四进制计数器是在U1计数为3,且U2计数为2时进位的,此时只需要三个引脚的逻辑值即可,二十四进制计数器的计数脉冲是分进位的进位脉冲信号。三输入与非门的三个引脚分别接U1的13、14脚和U2的13脚,当U1的计数为3时,即U1的13、14脚位高电平并且U2的13都为高电平时,74LS10的三个输入端值都为1 此时与非门输出为0,与非门的输出接到置数端进行置数处理。当U1、U2进行置数时,U1、U2全被置成零,此时计数器清零,可以重新开始计数。下图为二十四进制电路原理图Р图5 二十四进制计数原理图Р4、驱动电路Р驱动电路主要集成芯片是74LS48,他的输入信号为单个74LS160计数器的输出信号,74LS48电路中灯测试输入端,灭灯输入、灭零输出和灭零输入均为无效状态,故其相应的引脚接高电平,表示上述功能不工作。74LS48输出端接显示译码器的相应管脚。译码器输出端分别接相应的显示电路输入端。图6为驱动电路原理图Р图6 驱动电路原理图Р5、显示电路РDS1(DPY-)是共阴集数码管,共阴极的数码管,KK接低电平。由于共阴极数码管当中的二极管耐压值一般为2v左右,所以要在电源上接一个分压电阻(1看)进行分压。7脚(显示小数点)在本设计当中不需要显示,所以接地即可。图7为数码管外形图,图8为共阴极数码管原理图,图9 为显示电路原理图。

收藏

分享

举报
下载此文档