数字逻辑电路实验大作业Р四路智能抢答器Р学院:通信工程学院Р专业:xxxxxР班级:1308xxxxР学号:13xxxxxxР上课时间:周一3,4,5节Р座位号:xxxР指导老师:xxxxxР姓名:xxР手机号:xxxxxxР项目概况Р在主持人发出抢答命令之后,四只队伍可以同时抢答,如果有一支队伍抢答成功,立马封锁输入端口以禁止其他队伍抢答,并且抢到机会的队伍共阴极显示器显示其队伍号码。即,做一个四路智能抢答器。Р抢答按钮Р二、方案设计与调试Р 1Р控制电路Р 2Р组别译码Р3Р组别显示Р4Р主持人按钮Р四路智能抢答器大概框图Р系统简介:通过优先编码器,寄存器和译码器实现一个4路智能选择器。Р系统框图,如下图Р抢答按钮Р译码显示Р控制电路Р优先编码电路Р译码器Р锁存器Р主持人控制开关Р四路智能抢答器详细框图Р各模块具体设计:Р优先编码电路模块(74148芯片):Р1,2,3,4分别代表队伍1,队伍2,队伍3,队伍4。假如队伍1抢答,则1234输入序列为0111,假如是队伍2抢答则输入1011,假如是队伍3抢答,则输入1101,假如是队伍4抢答,则对应输入1110。Р锁存器模块(74279芯片)РAO,A1,A2为优先编码器的三个输出,根据锁存器真值表可以如上图去连接。Р译码器模块(7448芯片)Р7448为译码器,其输入A,B,C,D分别对应锁存器的输出Q2,Q3,和地,根据真值表,译码器可以将锁存器传输进来的序列翻译成相应的序列。Р总体实验电路图:Р仿真波形:Р例如:队伍1抢答,输入序列0111,输出序列0110000,根据7448真值表可Р知,0110000对应的十进制数为1,仿真成功!Р例如:队伍3抢答,输入序列1101,输出序列1111001,根据7448真值表可知,1111001对应的十进制数为3,仿真成功!Р三、参考资料:Р1.74148中文资料: