全文预览

基于FPGA高精度数字频率计的方案设计书

上传者:读书之乐 |  格式:doc  |  页数:44 |  大小:565KB

文档介绍
扩展性能差。方案2用可编程逻辑器件实现大部分硬件电路的功能,并且调试简单。故采用方案2。蚅膁3EDA及硬件描述语言介绍袂3.1EDA技术和VHDL语言的特点莈EDA(ElectronicDesignAutomation———电子设计自动化)代表了当今电子设计技术的最新发展方向,它的基本MAX+PLUSⅡ特征是:设计人员按照“自顶向下”(TopDown)的设计方法,对整个系统进行方案设计和功能划分,系统的关键电路用一片或几片专用集成电路(ASIC)实现,然后采用硬件描述语言HDL(HardwareDescriptionLanguage———硬件描述语言)完成系统行为级设计,最后通过综合器和适配器生成最终目标器件[9]。FPGA可以通过软件编程对目标器件的结构和工作方式进行重构,能随时对设计进行调整,具有集成度高、结构灵活、开发周期短、快速可靠性高等特点,数字设计在其中快速发展,应用这种技术可使设计过程大大简化软件全部采用,VHDL语言进行编写。据统计,目前发达国家在电子产品开发中EDA工具的利用率已达50%[4],而大部分的ASIC和FPGA已采用HDL设计。EDA技术以VHDL高层次综合能力为特点,支持不同领域A行为、结构、几何B中各种层次A从系统级直至开关级B的设计描述和自顶向下以及自底向上等设计方法。由于VHDL已成为IEEE准,目前的EDA工具可以使ASIC系统行为、功能、算法的VHDL描述直接综合生成FPGA器件,因此可以使设计者将精力集中于设计构思,从而提高设计效率,同时也利于设计的分交流和重用。肇VHDL语言最大的特点是描述能力极强,可以覆盖逻辑设计的诸多领域和层次,并支持众多的硬件模型。其特点包括:袅(1)设计技术齐全,方法灵活,支持广泛;艿(2)系统硬件描述能力强;葿(3)VHDL语言可以与工艺无关地进行编程;膅(4)VHDL语言标准、规范,易于共享和重用。

收藏

分享

举报
下载此文档