n和输入信号状态之间的关系。Р Р Р表中的Qn和 Qn表示触发器的现在状态,简称现态;Qn+1和Qn+1表示触发器在触发脉冲作用后输出端的新状态,简称次态。对于新状态Qn+1而言,Qn也称为原状态。Р特征方程Р即以逻辑函数的形式来描述次态与现态及输入信号之间的关系。由上述状态转移真值表,通过卡诺图化简可得到。Р上表真值表表中Qn=Qn+1表示新状态等于原状态,即触发器没有翻转,触发器的状态保持不变。必须注意的是,一般书上列出的基本RS触发器的真值表中,当 Rd =0、 Sd=0时,Q的状态为任意态。这是指当 Rd、Sd 同时撤消时,Q端状态不定。若当 Rd=0、Sd =0时,Q =1,状态都为“1”,是确定的。但这一状态违背了触发器Q端和 Q端状态必须相反的规定,是不正常的工作状态。若Rd、Sd不同时撤消时,Q端状态是确定的,但若Rd、Sd同时撤消时,Q端状态是不确定的。由于与非门响应有延迟,且两个门延迟时间不同,这时哪个门先动做了,触发器就保持该状态,这一点一定不要误解。但具体可见例1 。Р把上表所列逻辑关系写成逻辑函数式,则得到Р利用约束条件将上式化简,于是得到特征方程Р3.逻辑电路图如下:Р总之,基本RS触发器具有以下功能:Р1.基本RS触发器具有置位、复位和保持(记忆)的功能; Р2.基本RS触发器的触发信号是低电平有效,属于电平触发方式; Р3.基本RS触发器存在约束条件(R+S=1),由于两个与非门的延迟时间无法确定;当R=S=0时,将导致下一状态的不确定。Р4.当输入信号发生变化时,输出即刻就会发生相应的变化,即抗干扰性能较差Р2) 详细设计Р按照VHDL语言开发流程写出整个开发过程,可以根据如下步骤适当导出程序,程序界面截图到程序设计报告对应模块。Р3) 调试分析以及设计体会Рa.仿真或程序下载调试(附界面截图)。Р1.4线-16线译码器电路设计Р1.Р2