全文预览

基于Multisim的数字电子钟的设计与仿真-课程设计报告

上传者:你的雨天 |  格式:docx  |  页数:15 |  大小:249KB

文档介绍
会进行异步清零,如此循环构成了60进制计数器。Р图3.4 分秒计时电路Р3.2.4、24进制计数器及显示电路Р在数字时钟电路中,小时的计数电路是由两个74LS90D组成的24进制的计数电路实现的。由于74LS90D芯片清零是由两个清零端控制的,所以当第24个脉冲到来时,右边Р74LS90D芯片QC为高电平,左边74LS90D芯片的QB为高电平,让右边74LS90D芯片的QC与两片芯片的RO1相连,让左边74LS90D芯片的QB与两片芯片的RO2相连,当第24个脉冲到来时就会进行异步清零,如下图所示,计数电路由U16和U6俩部分组成。当时个位U6计数为4,U16计数为2时,两片74ls90复零,从而构成24进制计数。Р Р图3.5时计时电路Р3.2.5、时间设置电路Р时间设置电路由一个单刀双掷开关与一个脉冲计数器组成。用单刀双掷开关切换计数功能与调时功能,另一端接计数器的脉冲输入端,开关置于函数发生器这一端便可以校时,置于计数器的进位端便是计时。不校正时间时开关都应打在与非门的那一端,校时时可用键盘操作改变开关的状态。如此,在时钟运行前及正在运行的过程中均可实现调时功能。Р时间设置线路图如下所示(双掷开关左打调时,右打计数):Р图3.6时间设置电路Р4.电路设计总图及工作原理Р4.1、电路设计总图Р图4.1总电路图Р4.2、工作原理Р数字时钟电路由555振荡发生器、分频器、两个60进制分秒计数器、一个24进制小时计数器以及6个数字显示器组成。电路工作时由555振荡器产生频率为1000HZ的脉冲,经由三个74LS90D构成的千分频的分频器得到频率为1HZ的脉冲,脉冲输入计数电路(分秒由60进制计数电路计数,小时由24进制计数电路计数),然后将相应数字显示到数字显示器上即所要显示的时间。另外,时钟的时间设置可以通过三个与单刀双掷开关相连的时钟信号发生器来实现。Р5.电路的仿真测试

收藏

分享

举报
下载此文档