全文预览

基于FPGA的频率计的设计【开题报告 文献综述 毕业论文】

上传者:学习一点 |  格式:doc  |  页数:36 |  大小:1691KB

文档介绍
京航空航天大学出版社,2002.10潘松,王国栋.《VHDL实用教程》[M].西安电子工业出版社,2002.杂科举业瑕计(20基于FPGA的频率计的设计在电子技术屮,频率是最基本的参数Z—*,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此频率的测量就显得更为重要。数字频率计是数字电路的一个典型应用,由于硬件的关系,往往测量误差较大。论文介绍--种基于VHDL语言的FPGA技术的数字频率计,用十进制数码管显示被测信号的频率。文章首先对频率进行简单介绍,分析频率计方案分析;然后对VHDL语言和FPGA的各种设计方案进行了分析与比较。最后确定用FPGA來做本文的实验方案。文章又对各种测频率法进行了介绍,最后选择了直接测量频率法。第四章是文章重点,详细介绍了频率计的硬件设计和软件设计。文章的最后是对频率计的调试。关键词:FPGA;VHDL;EDA;频率计AbstractInelectronics,thefrequencyisoneofthemostbasicparameters,andwithmanyelectricalparametersmeasurementprogram,measurementresultsareverycloselyrelated,esevenmoreimportant.Digitalfrequencymeterisadigitalcircuitinatypicalapplication,becauseofhardware,itwillhaveagreaterdelay,Thepaperintroducedthatonefrequency,basedonVHDLIanguageFPGAthetechnicaldigitalfrequencymeter,measuredthesignalwiththedecimalbasedemonstrated

收藏

分享

举报
下载此文档