全文预览

基于fpga的fsk数字调制解调器设计_大学论文

上传者:你的雨天 |  格式:doc  |  页数:14 |  大小:409KB

文档介绍
输入 40ns, 单击 OK按钮。[3] 输入各工程信号的节点。即选择Vie w菜单中的Utility Window s项的Node Finder, 即可弹出如图 3-6 所示的对话框,在此对话框 Filter 项中选 Pins:all&Registers:Post-fitting ,然后单击 List 按钮,于是在下方的 Nodes Found 窗口中出现设计中的 PPPL_FSK 工程的所有端口的引脚注明。用鼠标将时钟信号节点 clk 、start 、x、q1、f1、q2、f2和y分别拖到波形编辑窗口,如下图所示。图 3-6 2FSK 调制波形编辑器输入信号窗口[4] 设计信号波形,首先单击左侧的全屏显示按钮,使之处于适当的位置。单击时钟信号 clk 使之变成蓝色条,再单击右键,选择 Value 设置中的 Count Valu e 项,设置 clk 为连续变化的二进制数值,初始值为 0, 。单击 start 使之成为蓝色,再单击右键,选择 Value 设置中的 Forcing High 项,使得 start 变成高电平信号。单击 x 使之变成蓝色,再单击 Waveform Editing 按钮,把 x 变成高低电平连续变化的信号。[5] 文件存盘。选择 File 中的 Save As项,将波形文件以默认名 PPPL_FSK.vw f 存盘即可。[6] 所有设置完毕后,即可启动仿真器 Processing/start simulation 直到出现Simulation was essful ,仿真结束。仿真波形输出文件 PPPL_FSK Simulation Report 将自动弹出仿真图形。注意, Quartus ‖的仿真波形文件中, 波形编辑文件与波形仿真报告输出文件是分开的。图 3-7 显示了 2FSK 信号的调制仿真结果。图3-7 2FSK 信号的调制仿真结果图

收藏

分享

举报
下载此文档