全文预览

(设计参考)数电课程设计报告-JK同步时序逻辑电路

上传者:菩提 |  格式:doc  |  页数:16 |  大小:0KB

文档介绍
出为 1。表达式如下: Y A AB AB B AB AB A B ? ???? ?? ?逻辑符号为: ⑶下降沿 JK触发器由于所需涉及到的电路只有四种状态,我们就可以选用两个下降沿触发的 JK 触发器。在所有类型的触发器中,只有 JK触发器具有最强的逻辑功能,它能执行置 1、置0、保持和翻转四种操作,并可用简单的附加电路转换为其它功能的触发器。 D CP && Q Q 1&& &1 1 ≥1≥1 JK && & & 边沿 JK 触发器 AB =1Y Y AB && && JK触发器的特性方程为: 10 nQ ?=J nQ +K nQ 由JK 触发器的状态图和特性方程都可以看出,当 J=1 ,K=0 时,触发器的下一状态将被置 1( 1nQ ?=1 ) ;当 J=0,K=1 时,触发器状态将被置 0 ;当 J=K=0 时,触发器状态保持不变( 1nQ ?= nQ );J=K=1 时,触发器翻转( 1nQ ?= nQ )。 JK 触发器的状态图 0 1 J= 1 K=× KJ=×K =1 J=0 K=× J=× K=0 J CP K Q Q J K Q Q 曾用符号 J CP K 1J 1K Q Q 国标符号 CP C1 边沿 JK 触发器逻辑符号⑷电路分析根据上面所推算出的输出方程和激励方程组,我们可以画出相应的逻辑电路图。 A.由输出方程:Y = 1Q 0Q 可得: B.由激励方程 0J = 0K =1 得; 1J = 1K =A? 0Q 得: 0Q0Q 1 CP 1J C1 1K& 1Q 0Q Y1Q 1Q A 0Q =1 CP 1J C1 1K

收藏

分享

举报
下载此文档