全文预览

数字电子课程设计-数字频率计的设计

上传者:叶子黄了 |  格式:doc  |  页数:13 |  大小:0KB

文档介绍
管及555构成的施密特触发器构成。被测信号经二极管限幅后,又经施密特触发器整形后输出同频率的脉冲信号,通过测量脉冲信号的频率,就得到了被测信号的频率。Р电路原理图及仿真结果Р4.3时基电路Р时基电路的作用是产生一个标准信号(高电平持续时间为1S),由555定时器构成的多谐振荡器产生。若振荡器的频率为f=1/(t1+t2)=0.8Hz,其中t1=1S,t2=0.25S由公式T=0.69(R1+2R2)C1, 我们可以计算出各个参数通过计算确定, C1= 10μF, R1=10KΩ,R2取4.1 KΩ.(C2=0.01uF)Р电路原理图及仿真结果Р4.4 逻辑控制电路Р该部分电路主要是控制计数电路的清零、计数与锁存电路的锁存显示。该电路用一块D触发器74LS74与一块与非门74LS00组成。H为基准信号的输入端,I、J为控制信号的输出端,分别接计数器的清零端与锁存电路的CLK时钟端。H、I、J端的信号时序图如下:Р J端输出信号Р基准信号Р1Q端输出信号Р2Q端输出信号РI端输出信号Р基准信号经过D触发器分频后便获得1Q和2Q的方波信号,经由两个与非门即可获得I端和J端的方波信号。当I端的信号在高电平是计数器工作在计数状态,低电平是计数器清零。当I端的信号处于下降沿时,J端的信号处于上升沿,该上升沿信号使锁存器开始工作,直到下一个上升沿的到来,这样便实现输入信号的计数与锁存。由于这样的电路不太精确,所以当精度要求高的时候,需再加一个延时电路。Р电路原理图及仿真结果Р4.5 计数器电路Р此电路共采用四片74LS160十进制加法计数器作为计数电路,四片74LS160采用串行进位的方式进行连接。当74LS160(4)计为9时,当下一个触发脉冲到来时,第二片74LS160(3)开始计数,当第二片计为9时,第三片74LS160(2)计数。当第三片计为9时,第四片74LS160(1)计数。

收藏

分享

举报
下载此文档