相关文献的基础上,从理论上研究数字信号发生器的原理、结构及相关的关键技术,以FPGA器件为核心,用VHDL硬件描述语言,设计一个集成度高、灵活性强、并具有较强的数据处理能力的数字信号发生器。论文包括以下几个方面:第一部分:绪论。介绍了课题的研究背景,信号发生器的发展现状以及设计所需完成要求。第二部分:数字信号发生器的基础原理。主要介绍了数字信号发生器,FPGA技术以及实验所需软件。第三部分:数字信号发生器的具体设计过程。基于数字信号发生器的基本原理,深入探究了数字信号发生器的实现方法,提出了信号发生器的设计方案,并在中进行仿真,论证方案的可行性。第四部分:数字信号发生器的仿真。根据上个部分的设计,根据所需要求在Modelsim进行仿真,验证设计方案的正确性。第五部分:总结。通过对Modelsim软件的仿真结果,进一步验证信号发生器设计方案的合理性。最后,阐述了信号发生器所产生信号的特点。2数字信号发生器的基础原理2.1数字信号发生器2.1.1数字信号发生器的定义数字信号指幅度的取值是离散的,幅值表示被限制在有限个数值之内。二进制码就是一种数字信号。二进制码受噪声的影响小,易于有数字电路进行处理,所以得到了广泛的应用。凡是产生测试信号的仪器,统称信号源也称为信号发生器,它用于产生被测电路所需特定参数的电测试信号。在测试、研究或调整电子电路及设备时,为测定电路的一些电参量,如测量频率响应、噪声系数,为电压表定度等,都要求提供符合所定技术条件的电信号,以模拟在实际工作中使用的待测设备的激励信号。当要求进行系统的稳态特性测量时,需使用振幅、频率已知的正弦信号源。当测试系统的瞬态特性时,又需使用前沿时间、脉冲宽度和重复周期已知的矩形脉冲源。并且要求信号源输出信号的参数,如频率、波形、输出电压或功率等,能在一定范围内进行精确调整,有很好的稳定性,有输出指示。2.1.2数字信号发生器应用