信号引脚RST/VPD、ALE/PROG、PSEN和EA/VPPRST/VPD复位/备用电源输入端。ALE/PROG:地址锁存使能输出/编程脉冲输入端。PSEN:外部程序库存储器读选通信号。EA/VPP:外部访问允许/编程电源输入端。输入/输出(I/O)引脚P0、P1、P2和P3P0.0~P0.7:P0使一个8位双向I/O端口。在访问片外存储器时,它分时提供低8位地址和作8位双向数据总线。P1.0~1.7:P1口是8位准双向I/O端口。在EPROM编程和程序验证时,它输入低8位地址。P1口能驱动4个LSTTL负载。P2.0~P2.7:P2口是一个准双向I/O端口。在CPU访问外部存储器时,它输出高8位地址。在对EPROM编程和程序验证时,它输入高8位地址。P2口可驱动4个LSTTL负载。P3.0~P3.7:P3口是八位准双向I/O端口。它是一个复用功能口。作为第一功能使用时,为普通I/O口,其功能和操作方法与P1相同。作为第二功能使用时,个引脚的定义如表1。实际在使用时,总是先按需要优先选用它的第二功能,剩下不用的才作为第一功能口线使用。P3口能驱动4个LSTTL负载。表1P3个口线的第二功能表口线第二功能P3.0RXD(串行口输入)P3.1TXD(串行口输出)P3.2INT0(外部中断0输入)P3.3INT1(外部中断1输入)P3.4T0(定时器0的外部输入)P3.5T1(定时器1的外部输入)P3.6WR(外部数据存储器“写”信号输出)P3.7RD(外部数据存储器“读”信号输出)A/D转换电路选用A/D转换器ADC0809.A/D转换器芯片ADC0809简介8路模拟信号的分时采集,片内有8路模拟选通开关,以及相应的通道抵制锁存用译码电路,其转换时间为100μs左右。图2-2《ADC0809引脚图》(一)ADC0809的内部结构ADC0809的内部逻辑结构图如图2-3所示。