全文预览

补码加减法运算_图文-课件【PPT讲稿】

上传者:业精于勤 |  格式:ppt  |  页数:37 |  大小:0KB

文档介绍
1 0 1 1 .1 0 1 0 1 1 .1 0 1 0 1 + + 1 .1 1 0 0 0 1 .1 1 0 0 0 1 .0 1 1 0 1 1 .0 1 1 0 1 1 1 正常结果正常结果计算机组成原理 9 2.溢出的检测方法[x] 补0. 1 0 1 1 + [y] 补0. 1 0 0 1 [ x+y ] 补1. 0 1 0 0 [x] 补1. 0 0 1 1 + [y] 补1. 0 1 0 1 [x+y ] 补0. 1 0 0 0 溢出逻辑表达式为: V=S 1 S 2 S c + S 1 S 2 S c (1) 单符号位检测方法 1FAV z0 y0 x0判断电路判断电路设两数符号位分别为 S 1、S 2和数符号位 S C 计算机组成原理 10 (2)单符号位检测方法 2 0 .1 0 1 0 1 0 .1 0 1 0 1 + + 0 .0 1 0 0 0 0 .0 1 0 0 0 0 .1 1 1 0 1 0 .1 1 1 0 1 0 .1 0 1 0 1 0 .1 0 1 0 1 + + 0 .1 1 0 0 0 0 .1 1 0 0 0 .0 1 1 0 1 .0 1 1 0 1 1 1 1 .1 0 1 0 1 1 .1 0 1 0 1 + + 1 .1 1 0 0 0 1 .1 1 0 0 0 1 .0 1 1 0 1 1 .0 1 1 0 1 1 1 1 .0 0 1 0 1 1 .0 0 1 0 1 + + 1 .1 1 0 0 0 1 .1 1 0 0 0 .1 1 1 0 1 .1 1 1 0 1 0 01 1 符号位进位 C f,最高位进位 C n C f= 0 ,C n= 0C f= 1 ,C n= 1 C f= 0 ,C n= 1C f= 1 ,C n= 0

收藏

分享

举报
下载此文档