8TTL 门电流。当РP1 口的管脚第一次写 1 时,被定义为高阻输入。P0 能够用于外部程序数据存储Р器,它可以被定义为数据/地址的第八位。在 FIASH 编程时,P0 口作为原码输入Р口,当 FIASH 进行校验时,P0 输出原码,此时 P0 外部必须被拉高。Р P1 口:P1 口是一个内部提供上拉电阻的 8 位双向 I/O 口,P1 口缓冲器能接Р收输出 4TTL 门电流 P1 口管脚写入 1 后,被内部上拉为高,可用作输入,P1 口Р被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在 FLASH 编程Р和校验时,P1 口作为第八位地址接收。Р P2 口:P2 口为一个内部上拉电阻的 8 位双向 I/O 口,P2 口缓冲器可接收,Р输出 4 个 TTL 门电流,当 P2 口被写“1”时,其管脚被内部上拉电阻拉高,且作Р为输入。并因此作为输入时,P2 口的管脚被外部拉低,将输出电流。这是由于Р内部上拉的缘故。P2 口当用于外部程序存储器或 16 位地址外部数据存储器进行Р存取时,P2 口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,Р当对外部八位地址数据存储器进行读写时,P2 口输出其特殊功能寄存器的内容。РP2 口在 FLASH 编程和校验时接收高八位地址信号和控制信号。РР 5