全文预览

基于FPGA的数字接收机同步技术研究与实现-通信与信息系统专业论文

上传者:随心@流浪 |  格式:docx  |  页数:78 |  大小:2857KB

文档介绍
数字下变频中进行处理。数字下变频的工作任务是:一方面是将需要的中频窄带信号搬移到零中频上;第二,由于中频采样频率很高,带来的高数据速率使后面的数字处理器件难以承受,所以必须采用抽取、滤波来降低数据速率[11][12]。载波同步和定时同步在数字通信中是一个必须要解决的重要问题。同步就是要求收发双方在开始时间,重复频率和位边界等上面保持一致。载波同步主要是在接收设备中产生一个和发送端同频同相振荡的本地载波。定时同步就是调整整个电路使每个码元在最佳的时刻解调和判决。帧同步主要是找到一帧的起始位置,以便在数据解帧的时候将一帧中的数据完好的解调出来。从以上分析可以看出软件无线中频电接收机中最主要的核心技术还是在同步的问题上,包括定时同步和载波同步。如果这两个问题解决不了,解调出来的数据基本无意义。当然定时同步和载波同步没有一定的先后顺序,可以先进行定时同步再进行载波同步,也可以先进行载波同步再进行定时同步,这取决于你的算法。总之,对于通信系统的好坏同步性能起着决定性的作用。§1.3?研究目标与内容本次课题的来源为省教育厅科研项目,项目名为多制式软件无线电电台的研究与实现。本次课题的题目是基于FPGA的数字接收机同步技术研究与实现,其中包括载波同步和定时同步。载波同步采用科斯塔斯环来实现,定时同步采用数字内插法和早-迟积分同步法来实现。首先在理论分析的基础上,分别提出了同步环的FPGA实现方案。并在Altera公司提供的QuartusII9.0集成开发环境下,采用verilogHDL语言编程实现,再采用ALTERA公司的cycloneIII系列EP3C40Q240C8N的FPGA芯片以及其它相应的硬件测试平台,对所提出的方案进行板级测试。具体的工作如下:(1)在深入研究理论知识的基础上提出同步环的FPGA实现方案。(2)通过MATLAB仿真对方案修改和验证,得出最终的FPGA实现方案。

收藏

分享

举报
下载此文档