的非线性将是寄生干扰的主要来源。而减少寄生干扰的方法是选择合理的混频把电路及混频输入信号幅度比,同时设计性能好的滤波器。相位噪声[19][20]一般是指在系统内各种噪声作用下的输出信号相位的随机起伏,在频谱上表现为主频两边的连续噪声频谱,其大小可以用频率轴上距主频处1Hz带宽内的相位功率谱密度表示。相位噪声通常定义为在某一给定偏移频率处的dBc/Hz值,其中,dBc是以dB为单位的该频率处功率与总功率的比值。一个振荡器在某一偏移频率处的相位噪声定义为在该频率处1Hz带宽内的信号功率与信号的总功率比值。本章主要对输出频谱中的相位截断误差引起的杂散及相位噪声进行了研究。§2.1?DDS的杂散来源DDS是一种从相位概念出发直接合成所需波形的数字频率合成技术。电路一般包括基准时钟、频率累加器、相位累加器、幅度/相位转换电路、DAC和低通滤波器。当频率控制字fCW被送到N位累加寄存器中的加法器数据输入端,相位累加器在基准时钟fclk的作用下,不断对频率控制数据进行线性相位累加,当相位累加器加满量时就会产生一次溢出,累加器的溢出频率就是DDS输出的信号频率。相位累加器实际上是一个模数2为基数、受频率数据控制字fCW而改变的计数器,它累积了每一个参考时钟周期Tc内合成信号的相位变化,这些相位值的高位用来对ROM寻址。在ROM中写入2N个正弦数据,每个数据有D位。不同的频率控制码导致相位累加器的不同相位增量,这样从ROM输出的正弦波形的频率不同,ROM输出的D位二进制数送到DAC进行D/A变换,得到量化的阶梯型正弦波输出,最后经低通滤波器滤除高频分量,平滑后得到模拟的正弦波信号,相位累加器、相位幅度变换器及滤波器输出波形如图2.1(a)、(b)、(c)、(d)所示[21]。频率控制字K?频率寄存器?相位累加器乘法器?相位寄存器?ROMsin/cos查表?DACLPF输出信号fo时钟频率fc