全文预览

数字电子技术课程实践项目二

上传者:梦&殇 |  格式:docx  |  页数:9 |  大小:182KB

文档介绍
状态进位输出 Q 3Q 2Q 1Q 0 000000 100010 200100 300110 401000 501010 601100 701110 810000 910010 1010100 1110110 1211000 1311010 1411100 1511111 1600000 (2)画出状态转移图(3)写出各触发器的逻辑方程式各触发器 CP的逻辑表达式: CP 1 =CP 2 =CP 3 =CP 4 驱动方程: J 0 =K 0 =1;J=K=Q 0 ;J=K=Q 1 ;J=K=Q 2 (4) 画出电路图四位同步加计数器电路图时钟与 Q 0波形图时钟与 Q 1波形图时钟与 Q 2波形图时钟与 Q 3波形图异步加计数器原理计数器脉冲 CP通过输入缓冲器加至触发器 JK的时钟脉冲输入端,每输入一个计数脉冲, Q翻转一次, J 1K 1 ,J 2K 2 ,J 3K 3都以前级触发器的 Q端作为触发信号, 当 CP 1由1变为 0时, Q 0翻转,其余类推。(1)列出状态转换表(状态转移图同上) 四位同步加计数器需要四个 JK触发器,状态表如下图所示。计数顺序状态进位输出 Q 3Q 2Q 1Q 0 000000 100010 200100 300110 401000 501010 601100 701110 810000 910010 1010100 1110110 1211000 1311010 1411100 1511111 1600000 (2)写出各触发器的逻辑方程式各触发器 CP的逻辑表达式: CP 1 =CP;CP 2 =Q 0; CP 3 =Q 1; CP 4 =Q 2; 驱动方程: J 0 =K 0 =J=K= J=K= J=K=1 (3) 画出电路图四位异步加计数器电路图时钟与 Q 0波形图时钟与 Q 1波形图时钟与 Q 2波形图时钟与 Q 3波形图

收藏

分享

举报
下载此文档