全文预览

数字钟的设计(含有闹钟功能)

上传者:幸福人生 |  格式:doc  |  页数:24 |  大小:678KB

文档介绍
稳态触发器及施密特触发器等脉冲产生与变换电路。它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。555 定时器的内部电路框图如图 3.2.1所示。它内部包括两个电压比较器,三个等值串联电阻,一个 RS 触发器,一个放电管 T 及功率输出级。/3 和 /3 Р555 定时器的功能主要由两个比较器决定。两个比较器的输出电压控制 RS 触发器和放电管的状态。在电源与地之间加上电压,当 5 脚悬空时,则电压比较器 C1 的同相输入端的电压为 /3,C2 /3。若触发输入端 TR /3,则比较器 C2 的输出为 0,可使 RS 触发器置 1,使输出端 OUT=1。如果阈值输入端 TH 的电压大于/3,同时 TR /3,则 C1 的输出为 0,C2 的输出为 1,可将 RS 触发器置 0,使输出为 0 电平。Р图3.1.2 NE555Р3、74LS85(4片) Р 如图3.1.3,在闹钟电路中比较两个加法器的输出,并判断闹钟是否响起。85 为4 位数值比较器,共有54/7485、54/74S85、54/74LS85 三种线路结构型式,其主要电特性的典型值如下:型号 Lpd PDР54/7485 21ns 275mWР54/74S85 12ns 365mWР54/74LS85 25ns 52mWР85 可进行二进制码和BCD码的比较,对两个4 位字的比较结果由三个输出端(FA>РB,FA=B,FA<B=输出。将若干 85 级联可比较较长的字,此时低级位的FA>B,FA=B,FA<B连接到高位级相应的输入A>B、A=B、A<B,并使低位级的A=B为高电平。РA0-A3 字A输入端РB0-B3 字B输入端РA>B A>B 级联输入端РA=B A=B 级联输入端РA<B A<B 级联输入端РFA=B A等于B输出端РFA>B A大于B输出端РFA<B A小于B输出端

收藏

分享

举报
下载此文档