全文预览

实验一TTL和CMOS集成门电路参数测试实验报告

上传者:苏堤漫步 |  格式:doc  |  页数:5 |  大小:623KB

文档介绍
图2.1.10 TTL门电路tpd测试电路Р Р图2.1.11 CMOS与非门电压传输特性测试电路图2.1.12 CMOS门电路tpd的测试电路Р(二)提高部分Р3.CMOS与非门的参数测试Р(1)电压传输特性测试Р 选用型号为CD4011的集成电路,管脚排列及门电路逻辑符号如图2.1.2所示,实验时按图2.1.11连接电路,将实验数据记录在表2.1.3中。Р 表2.1.3电压测试记录表(单位V) РVIР0Р1.0Р2.0Р2.2Р2.3Р2.35Р2.4Р2.45Р2.50Р2.55Р2.6Р2.7Р2.8Р3.0Р5.0РVOР注:CMOS所有多余的输入端均不能悬空,包括用到的门和没有用到的门的输入端。Р(2)传输时延tpd的测试Рtpd是衡量门电路开关速度的参数,它是指输入波形边沿的0.5Vm至输出波形对应边沿0.5Vm点的时间间隔,如图2.1.4所示。tpHL 为导通时间, tpLH为截止延迟时间,平均传输延迟时间为tpd=0.5(tpHL+ tpLH)。其测试电路如图2.1.12所示,选CD4011B中一个与非门,输入端接入f≥100KHz的矩形波,用双踪示波器观察输入输出波形,测出tpHL及tpLH,计算出传输时延tpd。Р *4.用Multisim仿真软件设计TTL逻辑门电路的传输时延tpd测试电路,并用软件仿真该电路求其传输时延tpd。Р2.1.5 思考题Р1.实验用TTL74LS系列集成电路电源电压的范围是多少? Р2.为什么说与非门是万能门?试说明如何用二输入与非门实现与、或、非逻辑关系。Р3.对于TTL门电路,输入端悬空相当于什么电平?多余的输入端,在实际接线中应如何处理?Р*4.扇出系数NO是什么含意?怎样求得?在求NO中可以把IIL用IIH替代吗?为什么? Р5.推拉式TTL逻辑门输出端能否并联使用?为什么?РS门电路的多余输入端一般怎么样处理?

收藏

分享

举报
下载此文档