全文预览

集成电路分析与设计

上传者: |  格式:doc  |  页数:3 |  大小:469KB

文档介绍
ler图形模式的使用方法。Р设计实验的相关情况介绍(包含使用软件或实验设备等情况):Р集成电路设计终端;Linux RedHat 9;Cadence piler。Р实验结果:Р包括Linux实验练习中所使用的命令,综合实验练习中的数据结果(列表)和调整后的约束条件,综合实验的思考题。):Р练习1:记录此时的时钟频率、最长路径延迟时间、面积、功耗。Р时钟频率(MHz)Р最长路径延迟时间Р面积Р功耗(nw)Р3.33Р29995020Р6265130Р2040395.426Р时钟频率(MHz)Р最长路径延迟时间Р面积Р功耗(nw)Р100Р4225Р5197571Р15044774.928Р200Р0Р5601142Р19494371.649Р 练习2:根据最长路径延迟时间修改时钟(如100MHz,200MHz)约束,重新综合, 观察并记录此时电路的最长路径延迟时间、面积、功耗,并与练习1的结果比较。记录如下所示:Р通过对上面的数据分析,可以清楚的得到,功耗时域面积成正比的,面积越大,功耗越大,随着始终频率的增大,最长路径的延迟时间减小。Р思考题:在增加时钟频率时,综合结果是否能一直满足时序要求?为什么?Р 答:不满足,时钟频率过高,会存在时序违反问题。Р实验4 NC对数字低通滤波器电路的仿真Р实验内容(含实验原理介绍):Р首先输入nclaunch &Р建立工作环境Р编译РElaborateР仿真Р实验目的:Р掌握Candence NC仿真软件的基本作用,输入、输入文件;Р熟悉Candence NC命令模式的使用;Р熟悉Candence NC图形模式的使用。Р设计实验的相关情况介绍(包含使用软件或实验设备等情况):Р集成电路设计终端,Candence NCР实验结果Р包括Linux实验练习中所使用的命令,综合实验练习中的数据结果(列表)和调整后的约束条件,综合实验的思考题。):

收藏

分享

举报
下载此文档