0Р1Р1Р0Р1Р0Р0Р0Р1Р0Р0Р0Р1Р1Р1Р0Р1Р0Р1Р1Р0Р0Р0Р0Р1Р1Р0Р1Р0Р0Р1Р0Р1Р1Р1Р1Р0Р1Р0Р1Р0Р0Р0Р1Р0Р1Р1Р1Р0Р0Р1Р1Р1Р0Р0Р1Р0Р1Р0Р1Р1Р0Р1Р1Р0Р1Р1Р1Р1Р1Р0Р1Р1Р0Р0Р1Р1Р1Р1Р1Р1Р0Р1Р0Р0Р0Р0Р1Р1Р1Р0Р0Р0Р0Р1Р1Р1Р1Р1Р0Р0Р1Р0Р图6Р六、时序逻辑分析,要求如下:(14分)Р分析图6所示电路,具体要求如下:Р写出驱动方程和输出方程;Р写出状态方程;Р画出状态转换图或者转换表Р1、驱动方程Р状态方程:Р2、输出方程:Р Р3、状态表:Р或者状态图:Р七、组合逻辑设计,要求如下:(8分)Р请设计一个三人表决电路。三个人表决一个决议,如果两个或者两个以上的人同意,则决议通过,否则,决议被否决。具体要求如下:Р画出真值表;Р求出与非-与非函数式;Р画出逻辑图;Р真值表РABCРFР000Р0Р001Р0Р010Р0Р011Р1Р100Р0Р101Р1Р110Р1Р111Р1Р函数式Р逻辑图Р其他形式的逻辑图略Р八、时序逻辑设计,要求如下:(10分)Р利用一个D触发器和一定的门电路实现JK触发器的逻辑功能。要求写出所选触发器的驱动方程,并画出逻辑图;РJK触发器的状态表和状态方程РQ*=JQ/+K/QР根据D触发器的特性方程可以得到其驱动方程如下:РQ*=D=JQ/+K/QР逻辑图Р九、时序逻辑设计,要求如下:(12分)Р利用移位寄存器设计一个11101000的串行序列发生器,要求如下:Р画出状态转化图Р求出反馈函数Р完成给定电路图,实现该逻辑Р选用3位的移位寄存器来实现该逻辑状态图如下:Р反馈函数可以通过如下方式确定,其F为反馈函数输出值:Р反馈函数:F=Q2/Q1/+Q2/Q0+Q2Q1Q0/Р电路图