全文预览

电子技术【课程设计】-复印机逻辑控制电路设计论文

上传者:随心@流浪 |  格式:doc  |  页数:18 |  大小:0KB

文档介绍
,给移位寄存器可靠的脉冲使其输出三个顺序脉冲。复印机控制电路框图如下图所示:图1-1复印机控制电路逻辑框图七段译码器七段译码器七段译码器BCD减数器BCD减数器BCD减数器寄存器寄存器寄存器复印机键盘BCD编码器延时传感器RS&RUNQAQBQC移位寄存器辽宁工程技术大学电子技术课程设计32主要功能模块设计2.1键盘编码电路对于键盘编码电路,要求能够将0~9这十个数字随机能够输入编码器中,本设计采用的是二——十进制编码器74HC147.其功能表如图2-1所示:图2-174HC147的功能表输入输出I′0I′2I′3I′4I′5I′6I′7I′8Y′9Y′3Y′2Y′1Y′01111111111111XXXXXXXX00101XXXXXXX010010XXXXXX0111110XXXXX01111010XXXX011111110XXX0111111010XX01111111110X0111111110100111111111110由74HC174的功能表可以看出,当其接向下级电路时需要加反相器以保证逻辑功能的正确。由于74HC174只有九个输入端口,为了满足键盘编码的需要可以将其中的“0”按键悬空,如下图2-2中所示。U1234567891图2-274HC147仿真图任雪:复印机逻辑控制电路设计42.2减法计数器控制电路由于要输入的数据即要复印的张数显示为三位,在输入复印的数字时应该有先后,所以需要用到普通寄存器和移位寄存器,本设计采用74LS75寄存器和74HC194移位寄存器。2.2.1寄存器74LS75的用法图2-3寄存器74LS75引脚图由电平触发的动作特点可知,在CLK的高电平期间Q端的状态跟随D端状态而变,在CLK变成低电平以后,Q端将保持CLK变为低电平时刻D端的状态。并且当E0/1和E2/3的非为高电平时寄存器可输入数据。将其接入电路的部分仿真如图2-4所示:

收藏

分享

举报
下载此文档