全文预览

基于FPGA高速大容量存储系统设计与实现

上传者:相惜 |  格式:pdf  |  页数:74 |  大小:0KB

文档介绍
口配置如图所示:誊系统主要任务即为接收路萘鳌⒏┭雎搿⒎轿宦搿⒔咕嗟刃畔ⅲ码并按“帧结构”存储视频数据流。完成相机配置信号与上位计算机的收发转接。系统同时将接收的视频图像按每秒帧速率抽样以信号格式输出。根据接口控制命令可将存储的视频数据通过高速数据接口传送到上位计算机。根据相机用户手册,在中,相机的控制信号实际包含訪第二章系统总体设计ぷ髟硎疽馔姜娥÷图系统信号接口配置甩罱涌趌图壬高速、大容量妨高速接口相机⒆;数据存储、控制系统騎藕攀涑数据.目∥,;,电控制信号笺\计算机つ腳‘’一露晕曩卜』矿一日、”●Р一个为相机发出。这些信号均通过鷈相机端鷈表:相机端鰁“信号定义号。利用这孕藕偶纯墒迪侄韵嗷乃锌刂疲庑┬藕畔叻直鹞#琁、,其中前鑫O嗷邮眨詈连接线接控制电路板的接口电路。信号名称位置像素时钟涑视频数据涑相机渲檬淙曝光控制输入相机控制输入相机控制输出信号定义见下表。定义.—、.一.、.、.一、.—基于系母咚俅笕萘看娲⑾低车纳杓朴胧迪·Р根据的性能指标可计算出鷈鷈“高速接口单路数据速率./存储系统硬件设计.低臣际踔副高速、大容量视频数据存储硬件系统的主要技术指标为:最大视频数据存储器容量:×杂α娲⑹奔秒视频数据最大速率:每秒;上位机通信方式:千兆以太网;.娲⑷萘恳G蠛痛娲⑺俣纫G高速接口与数据存储系统的存储容量要求与存储速度要求:单帧的数据量每秒最大数据量×××.最小可连续存储视频数据时间娲⑵魅萘浚棵胱畲笫萘俊H绻枰A存储秒视频数据,则需要存储器容量为:每秒最大数据量×.即视频数据存储系统处理的数据流为每分钟T拇娲⑷萘最多大约可存储分钟视频数据。.低秤布际跻G硬件系统由一块控制电路板、榇娲⒌缏钒搴鸵豢槟赴骞钩伞?刂频缏钒搴存储电路板通过母板交换数据。板间数据接口采用自定义总线方式。控制、存储电路板采用插板连接器到母板。系统电路板组成如下图所示:第二章系统总体设计图系统电路板组成结构.

收藏

分享

举报
下载此文档