全文预览

上海交通大学一九九九年硕士研究生入学考试试题电子技术基础

上传者:蓝天 |  格式:docx  |  页数:8 |  大小:0KB

文档介绍
РР1РРXXР1Р0Р00РD0РР0Р01РD1РР0Р10РD2РР0Р11РD3РР74ls352功能能及逻辑符号S(低)BA1/274ls352РD0D1D2D3РР、设设讨Р示:Р个按5421BCD码加法计数的七进制计数器,由零开始计数。5421码为下图所74ls290实现之,其内部逻辑电路及0123456789Р十进Р5421Р1111Р制数РDCBAРCP0Q0Q1Q2Q3Р000Р)-РР000РРР001Р)Р74LS290Р001РJРCP1Р010Р)РSq1Sq2R0(1)R0⑵Р100Р)РР100РР11[[Р101Р)РР101Р1РР110Р)РРР用一片二—五—十进制异步计数器逻辑符号为下图所示。РSq(1)Sq(2)CP0CP1R0(1)R)⑵Q0Q1Q2Q3Р一五—十进制异步计数器Р用一片同步十进制计数器74ls160及最少的门电路实现之,74ls160功能表及逻辑符号如下图所示。注意:在接线圈上要注明计数器的高位(QD和低位(Q。РРРRd(低)Ld(低)S1S2CP功能—РQ0Q1Q2Q3CР160LD(低)РCPD0D1D2D3РRA(低)РР0XXXX清零Р10XX?置数Р1111f计数一Р1101X保持Р1110X保持-РC=S2Q0Q3Рa~Р3~РРn~~[1rРР触发器为传输延退时间的tpdf,门的传输延退三、D触发器组成的可控分频电路如图所示,Р时间忽略不计。Р当x=1时,画出cp',QA,QB.QC的波形图。Р当控制信号x为0或1时,输出端QC可分别获得多对CP多少分频信号。)(101、2、Р分)四、555定时器接成为下图(a)所示的电路,这是什么电路?当Р端输入窄脉冲信号如(B)所示,信号的参数为图上所示,试画出输出电压并估算输出脉冲的宽度。РV5端输入正弦信号,VIV0的波形,РРVcc(12V)Р(a)4РO

收藏

分享

举报
下载此文档