LL)技术,目前应用最为广泛。这种合成方法使用的电路比直接式合成简单,它是通过鉴相实现相位反馈控制从而实现频率跟踪的闭环系统。模拟锁相环路附加相噪非常低,但电路复杂调试难度大。主要代表是脉冲取样锁相环路,用其制作的脉冲取样锁相介质振荡器(PDRO)可在X波段以上实现接近直接倍频相噪的小型化固定频率源,在频率低端(4GHz以下)通常使用脉冲取样锁相同轴介质腔振荡器(PCRO)以实现小型化。随着半导体技术的发展,数字分频锁相环路由于性能大幅提高、成本大幅降低且具有高的可靠性而得到最广泛应用。锁相频率源输出信号在环路带宽内的相噪主要受参考信号、鉴相器、分频器以及分频比影响,在环路带宽以外主要取决于VCO相噪。降低相噪最重要的是降低分频比,但会降低频率分辨率,实现高的频率分辨率通常需要采用多环路设计或插入DDS合成器。选择低相噪的参考源和VCO、低基底相噪的鉴相器和分频器对降低相噪也是很重要的。环路对带内外噪声抑制特性、环路附加相位噪声等都与环路设计参数有关,因此相噪特性优化的关键是选择合适的环路带宽并合理设计环路滤波器。锁相式频综由于反馈电路固有的惰性,决定其锁定速度较慢,其锁定(频率切换)速度跟环路带宽、初始频差有关。提高频率切换速度的一般方法是增加锁相环环路带宽、采用可变增益的数字鉴频鉴相器等,此外在高性能频率源中还普遍采用加入高速D/A电路对VCO进行频率预置的方法。听取频率源技术前沿讲座是我们学习知识和拓宽视野的一种途径,是导师们向我们传授专业知识和经验的一种方式。导师的讲解思路条理清晰、语言生动有序,道理深入浅出,我们都被深深的吸引。通过聆听这些讲座,我了解到了自己未来的就业方向,让我更有目标的进行学习,我相信自己的未来是精彩的,是有前途与希望的。虽然讲座已告一段落,但我不会停止学习探索的脚步,高度的责任感和使命感时刻提醒着我们不断攀岩知识的高峰,努力去实现自己的理想!