全文预览

CPLD动态扫描显示(毕业设计论文doc)

上传者:蓝天 |  格式:doc  |  页数:49 |  大小:0KB

文档介绍
了来自其它显示技术的激烈竞争,如液晶、等离子体和真空荧光管显示器。现存的国内市场都偏向选用数码管,相对而言数码管消耗电力比液晶多一点,但是数码管显示更加清晰,更加适合在白天等强光条件下显示。液晶极其省电,但是使用有温度范围限制,且因是反光式的,在外界光线很明亮的情况下很容易看不清楚。所以从物理角度,实现是很有意义的。Р采用数码管显示技术,精度高,稳定性好,使用方便。数码管动态显示是最为广泛的一种显示方式之一,动态驱动是将所有数码管的8个显示笔划"a,b,c,d,e,f,g,dp "的同名端连在一起,增加位选通控制电路,位选通由各自独立控制,当输出字数码时,所有数码管都接收到相同的字形码,但究竟是那个数码管会显示出字形,端电路的控制,所以我们只要将需要显示的数码管的选通控制打开,没有选通的数码管就不会亮。端,就使各个数码管轮流受控显示,这就是动态驱动。在轮流显示过程中,每位数码管的点亮时间为1~2ms,由于人的视觉暂留现象及发光二极体的余辉效应,尽管实际上各位数码管并非同时点亮,但只要扫描的速度足够快,给人的印象就是一组稳定的显示资料,不会有闪烁感,动态显示的效果和静态显示是一样的,能够节省大量的引脚,而且功耗更低。Р1.3多位显示电路意义Р 现在数字化仪器仪表的应用越来越广泛,它有读数直观,测量结果易于存储、传输、处理等诸多优点。数字技术已渗透到科研、生产和人们日常生活的各个领域。随着数字集成技术和电子设计自动化技术的迅速发展,数字系统设计的理论和方法也在相应地变化和发展数字化仪器仪表随着显示位数增多,所需CPLD器件引脚数急剧增加,增加了仪器成本和体积。Р 在多位显示电路CPLD/FPGA设计中,通过动态扫描显示电路的应用,大大减少所需器件引脚数,降低仪器成本与体积(电路设计、实验调试、PCB版图设计),为开展数字系统研究及电子与通信工程领域实际系统开发工作打下坚实基础。

收藏

分享

举报
下载此文档