1’;Р?多为赋值:Р Temp(7 downto 4)<=“1010”Р实验三、Р实验题目:计数器、分频器、译码器Р1)计数是一种最简单基本的运算,计数器就是实现这种运算的逻辑电路,计数器在数字系统中主要是对脉冲的个数进行计数,以实现测量、计数和控制的功能,同时兼有分频功能,计数器是由基本的计数单元和一些控制门所组成,计数单元则由一系列具有存储信息功能的各类触发器构成,这些触发器有RS触发器、T触发器、D触发器及JK触发器等。Р2)在数字电路中,分频器用于较高频率的时钟进行分频操作,得到较低频率的信号,工作原理是计数。把输入的信号作为计数脉冲,由于计数器的输出端口是按一定规律输出脉冲的,所以对不同的端口输出的信号脉冲,就可以看作是对输入信号的“分频”。Р3)译码器(decoder)是一类多输入多输出组合逻辑电路器件,其可以分为:变量译码和显示译码两类。变量译码器一般是一种较少输入变为较多输出的器件,常见的有n线-2^n线译码和8421BCD码译码两类;显示译码器用来将二进制数转换成对应的七段码。Р程序编写:Р译码器:Р60HZ分频器:Р100HZ分频器Р60进制计数器Р100进制计数器Р实验四、Р实验题目:数字钟综合设计Р设计要求:Р1)时间以24小时为一个周期,能显示时,分,秒Р2)有校时功能,可以分别对时及分进行单种校时,使其核正到标准时间多计时过程具有根时功能,Р3)当时间到达整点前10 秒进行流水灯报时;为了保证计时的稳定及住确页由晶体振荡器提供表针时间基准信号Р4)有闹钟定时功能,在时间到了的一分钟后进行流水灯提示Р Р设计思路:Р1)100hz的晶体振荡器作为分频器Р2)1个100进制的计数器和3个60进制的计数器Р3)8个指示灯译码器和一个流水灯报时译码器Р Р4、程序设计:Р(部分程序参见实验三)Р程序在实验三的基础上另加一个流水灯译码器:Р5、电路图连接