全文预览

数电课程设计 抢答器电路

上传者:叶子黄了 |  格式:doc  |  页数:13 |  大小:189KB

文档介绍
,其时钟信号由时钟产生电路提供。74LS192 的预置数控制端实现预置数30s,计数器的时钟脉冲由秒脉冲电路提供。按键弹起后,计数器开始减法计数工作,并将时间显示在共阴极七段数码显示管上,当有人抢答时,停止计数并显示此时的倒计时时间;如果没有人抢答,且倒计时时间到时, 输出低电平到时序控制电路,控制报警电路报警,同时以后选手抢答无效。Р下面详细介绍各组成部分:Р555构成多谐振荡器,振荡频率fo=1.43/[(RI+2R2)C]。当R1=15K,R2=64K,C1=10uF=10000nF时,T=1s。Р74LS192计数器:74LS192 的清除端是异步的。当清除端(MR)为高电平时, 不管时钟端(CPD、CPU)状态如何,即可完成清除功能。Р74LS192 的预置是异步的。当置入控制端为低电平时, 不管时钟CP的状态如何,输出端(Q0~Q3)即可预置成与数据输入端(P0~P3)相一致的状态。Р74LS192 的计数是同步的,靠CPD、CPU同时加在4 个触发器上而实现。在CPD、CPU上升沿作用下Q0~Q3 同时变化,从而消除了异步计数器中出现的计数尖峰。当进行加计数或减计数时可分别利用CPD或CPU,此时另一个时钟应为高电平。Р当计数上溢出时,进位输出端输出一个低电平脉冲,其宽度为CPU低电平部分的低电平脉冲;当计数下溢出时, 错位输出端输出一个低电平脉冲,其宽度为CPD低电平部分的低电平脉冲。Р74LS48译码器:74LS48译码器是用于驱动共阴极 LED (数码管)显示器的 BCD 码—七段码译码器,特点:具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动LED显示器。引脚排列如图 3.5 所示。其中a b c d 为 BCD 码输入,a为最低位。LT为灯测试端,加高电平时,显示器正常显示,加低电平时,显示器一直显示数码

收藏

分享

举报
下载此文档