上显示剩余的抢答时间,并保持到主持人将系统清零为止。Р当选手将问题回答完毕时,主持人操作控制开关,电路禁止工作状态,为下一轮的抢答做好准备。若规定的时间已到,但是没有人抢答时,系统会封锁输入电路,禁止选手超时后抢答。Р抢答器的工作过程是,主持人按动开始抢答的开关后,最先抢答的选手的电平信号经过优先编码器、锁存器,此时已限制了其他选手的抢答,信号再经过译码器和七段数码显示器,将该选手的编号显示出来;如果没有人抢答,减计数器会减到00,由此完成了计时功能。Р图3 智能抢答器总体设计框图Р1.4单元电路的设计Р1.4.1抢答电路设计Р抢答电路的功能有两个:一是能识别出选手按键的先后顺序,并锁存优先抢答者的编号,供译码显示电路用;二是要使其他选手的按钮操作无效。因此,可以选用优先编码器74LS148和RS锁存器74LS279以及译码显示电路完成上述功能。Р74LS148是八线-三线优先编码器,该编码器有8个信号输入端,3个二进制输出端,输入输出端均为低电平有效。EI为输入使能端,低电平有效,当EI为低电平时,编码器处于工作状态,当EI为高电平时,编码器处于禁止状态。EO为输出使能端,只有在EI=0,且所有输入都为1时,输出才为0;GS表征编码器的工作状态,当且仅当EI为低电平,且输入至少有一各为有效电平时,GS才有效。因此,可通过EI、EO、GS功能扩展端对电路进行相应的控制。优先编码器在抢答电路中功能是识别抢答者的编号。Р图4 74LS148引脚图Р表1 74LS148真值表Р图5 74LS279引脚图Р表2 74LS279真值表Р74LS279是4个由与非门构成的RS锁存器。其中,1S和3S有两个输入端,S1和S2均为相与的关系。本设计中,将S2均接高电平,仅利用S1控制输出。其引脚图如图6所示,下表为SR锁存器的功能真值表,值得注意的是S和R不能同时为高电平,否则输出不确定。