全文预览

计算机组成原理复习题答案仅供参考

上传者:菩提 |  格式:doc  |  页数:12 |  大小:343KB

文档介绍
码字段,试分析指令格式特点。 31 26 25 22 21 18 17 16 150 OP 源寄存器变址寄存器偏移量 1、双字长二地址指令 2、操作字段 op为6 位,可以指定 64 钟操作(指令) 3、一个操作数在源寄存器(共 4个) ,另一个操作数在存储器中(由变址寄存器和位移量决定) ,所以是 RS 型指令 2、某计算机字长 32位,有 16 个通用寄存器, 主存容量为 1M 字,采用单字长二地址指令,共有 64 条指令,试采用四种指令方式( 寄存器, 直接, 变址, 相对) 设计指令格式。 3、用 32K X 16位 EEPROM 芯片组成 128K X 16 位的只读存储器。问: (1) 、数据寄存器和地址寄存器各多少位?共需多少个 EEPROM 芯片? 数据寄存器 16 位,地址寄存器 17位共需要 4个(2) 、画出此存储器组成框图。 4、参见课本 P140 的数据通路,画出指令“ STA ,R 1(R 2)”的指令周期流程图, 其含义是将寄存器R 1 的内容传送至(R 2) 地址的单元中,标出各微操作信号序列。 5、存储器容量为 128M , 字长为 64位, 模块数 m=8 , 分别用顺序方式和交叉方式进行组织。存储周期 T=200ns , 数据总线宽度为 64位, 总线周期为 t=50ns , 问顺序存储器和交叉存储器的带宽各是多少? 顺序存储器和交叉存储器连续读出 m=8 个字的信息总量是: 64*8=512 位顺序存储器和交叉存储器连续读出 m=8 个字的时间分别是: t1=mT=8*200ns=1600ns T2=T+(m-1) t =200ns+7*50ns=550ns 所以带宽分别为; W1=q/t1=512/(1600x 910 ?)=32X 710 (位/秒) W2=q/t2=512/(550X 910 ?)=93.1x 710 (位/秒)

收藏

分享

举报
下载此文档