关后够上电复位电路,20引脚为接地端,40引脚为电源端.如图-1所示图-1主控制系统电路2.3.2时钟电路的设计为了实现系统报警计时等功能,此设计采用了DS1302实时时钟芯片。DS1302是美国DALLAS公司推出的一种高性能、低功耗、带RAM的实时时钟电路,它可以对年、月、日、周日、时、分、秒进行计时,具有闰年补偿功能,工作电压为2.5V~5.5V。采用三线接口与CPU进行同步通信,并可采用突发方式一次传送多个字节的时钟信号或RAM数据。DS1302内部有一个31×8的用于临时性存放数据的RAM寄存器。DS1302是DS1202的升级产品,与DS1202兼容,但增加了主电源/后备电源双电源引脚,同时提供了对后备电源进行涓细电流充电的能力。图-2示出DS1302的引脚排列,1为后备电源,Vcc2为主电源。在主电源关闭的情况下,也能保持时钟的连续运行。2两者中的较大者供电。1+0.2V时,Vcc2给DS1302供电。1时,1供电。X1和X2是振荡源,外接32.768KHz晶振。RST是复位/片选线,通过把RST输入驱动置高电平来启动所有的数据传送。RST输入有两种功能:首先,RST接通控制逻辑,允许地址/命令序列送入移位寄存器;其次,RST提供终止单字节或多字节数据的传送手段。当RST为高电平时,所有的数据传送被初始化,允许对DS1302进行操作。如果在传送过程中RSTS置为低电平,则会终止此次数据传送,I/O引脚变为高阻态。上电动行时,在VSS大于等于2.5V之前,RST必须保持低电平。中有在SCLK为低电平时,才能将RST置为高电平,I/O为串行数据输入端(双向)。SCLK始终是输入端。DS1302与CPU的连接需要三条线,即SCLK(7)、I/O(6)、RST(5)。下图DS1302与89s52的连接图,其中,时钟的显示用LCD。图-2DS1302与主控制系统连接电路