Q1, D2=D0 ! ,可接 Q1!; 同时为了正常计数, ENT 和 ENP 都接高电位; 当状态为 1111 时, 74LS161 的状态必须跳到进入下一个循环, 此时进位输出为 1 ,我们可以把它的 RCO 非接入置数端 LOAD 。 2 )对控制十位输出的 74LS161 设计同设计控制个位输出的 74LS161 基本类似,经分析其状态表如下: 1 10 AB D3 D2 D1 D0 001101 011111 101110 111111 则有 D3和 D2 均接高电位,经分析计算 D1=A ! +B!, D0=A ! +B; 这样给加法器接入输入,从二进制数表示的十进制数 6 依次增加到 15 ,经过非门后则可对应实现十进制数的 9到0 的倒计时。 3 )对两个 161 芯片级联的处理当计数超过 10 秒时, 个位需向十位进位, 此时十位计数, 其它时间其保持不变,我通过控制十位的 LOAD 端实现这一功能,把个位的 ENT 和 ENP 的非接入十位的 LOAD ;当个位需进位,即完成一次循环, RCO 为1 ,则 CTt2=CTp2=1, 十位开始计数,其他时刻 CO1=0, 则 CTt2=0,CTp2=1 ,十位保持;当灯亮的状态转入下一状态时, 个位和十位都必须清零, 重新开始计数, 这一功能我们通过个位的 LOAD 端来实现, LOAD= ( RCO 高 RCO 低)! 设计时把个位的 LOAD 的非(即两个 RCO 的与门)连入主控电路 74LS74 的 CP, 当完成一次计时, 个位和十位同时完成循环, 此时 CO1=CO2=0, ( 其它时刻为 1) cp 出现一下降沿,触发器计时,即系统跳到下一个状态,红绿灯转换,计时器开始下一次计时。 B )译码器和数字显示管我们选用 74LS48 七段译码器来实现次项功能,由其功能状态表可知, LT和 RBI