下载叫配置。CPLD 器件基于EEPROM工艺或者FLA SH 工艺,掉电后信息不丢失。而FPGA器件基SRAM查找表工艺,掉电后编程信息会丢失,在下次上电后需要重新加载编程文件。配置方式有多种模式, 较常用的是PS 模式(调试时用)和使用配置器件模式(产品中使用),它是使用一个EPROM 型的配置芯片,先将编程数据烧写到配置芯片中,配置芯片跟FPGA使用专用接口引脚相连。这样,上电后配置芯片自动给FPGA 加载编程数据。也可使用单片机进行配置。Р (11) 系统验证: 先将FPGA芯片在测试板上进行功能验证,然后再到实际系统中验证。系统验证通过后就可以在产品中使用。至此,FPGA芯片设计完成。Р1.4 硬件描述语言VHDLРVHDL语言是一种用于电路设计的高级语言。它在80年代的后期出现。最初是由美国国防部开发出来供美军用来提高设计的可靠性和缩减开发周期的一种使用范围较小的设计语言。VHDL的英文全写是:VHSIC(Very High Speed Integrated Circuit)Hardware Description Language.翻译成中文就是超高速集成电路硬件描述语言。因此它的应用主要是应用在数字电路的设计中。目前它在中国的应用多数是用在FPGA/CPLD/EPLD的设计中。当然在一些实力较为雄厚的单位,它也被用来设计ASIC.VHDL主要用于描述数字系统的结构,行为,功能和接口。除了含有许多具有硬件特征的语句外,VHDL的语言形式、描述风格以及语法是十分类似于一般的计算机高级语言。VHDL的程序结构特点是将一项工程设计,或称设计实体(可以是一个元件,一个电路模块或一个系统)分成外部(或称可视部分,及端口)和内部(或称不可视部分),既涉及实体的内部功能和算法完成部分。在对一个设计实体定义了外部界面后,一旦其内部开发完成后,其他的设计就可以直接调用这个实体。