3V。只有当A、B同时为低电平时,输出Y=0V,见表A/VB/VY/V0033030302.32.32.32019/5/857.1集成门电路7.1.1分立元件门电路电路的真值表ABY001101010111从电路的真值表可以发现,当输A、B中有1时,输出Y为1。只有A=B=0时,Y才会为0,符合或逻辑关系,其逻辑表达式为Y=A+B注意:二极管或门同样存在着输出电平偏移的问题,所以这种电路结构也只用于集成电路内部的逻辑单元2019/5/867.1集成门电路7.1.1分立元件门电路3.三极管非门三极管非门(a)三极管非门电路(b)逻辑符号图所示为三极管开关电路,当输入为高电平时,三极管饱和导通,输出Y为低电平,而输入为低平时,输出三极管截止输出为高电平,因此,输出与输入的电平之间是反相关系,它实际上就是一个非门(亦称反相器)图(b)为非门的逻辑符号,非门的输出逻辑表达式为2019/5/877.1集成门电路7.1.2TTL集成逻辑门电路1.TTL集成逻辑门(1)与非门TTL与非门(a)电路原理(b)逻辑符号①结构及逻辑功能如图(a)所示为TTL与非门的工作原理图,电路由输入级、中间级合输出级等部分组成,图(b)为其逻辑符号2019/5/887.1集成门电路7.1.2TTL集成逻辑门电路②常用的集成与非门TTL与非门管脚排列图(a)四2输入端与非门(b)三输入端与非门如图(a)所示为74LS00(T4000)四2输入与非门管脚排列图。(b)所示为74LS10三3输入与非门的管脚排列图,其逻辑表达式分别为2019/5/897.1集成门电路7.1.2TTL集成逻辑门电路(2)与门如图所示为三3输入与门的管脚排列图其逻辑表达式为(3)非门图所示为六反相器(非门)的管脚排列图。其逻辑表达式为(4)或非门图7.9所示为四2输入或非门的管脚排列图。其逻辑表达式为与非门或非门2019/5/810