全文预览

优秀的cadence实验报告作业

上传者:相惜 |  格式:docx  |  页数:10 |  大小:172KB

文档介绍
避免体效应对 Vt 的影响。PM2 管子的(W/L)为 94/1,所以将其切为 20 份至于上端。差动对的两对管子使用共质心布局方法,将两个管子分为 M1 和 M2 分别置于对角处并联相接这样有利于改善晶体管的对称性,消除一阶梯度效应。图 8 为我在版图中使用两对共质心布局的 pmos 管:Р图 9Р6.?版图 DRC 验证Р我们在这里使用 Dracula 工具进行版图规则的验证。Dracula 是 Cadence 的一个独立的版图验证工具,它采用批处理的工作方式。Dracula 功能强大,目前被认为布局验证的标准, 几乎全世界所有的 IC 公司都拿它作 sigh-off 的凭据。特别是对整个芯片版图的最后验证, 一定要交由 Dracula 处理。Р在版图编辑界面点击 calibre-Run DRC,之后导入 rules 并规定自己的输出文件夹,之后进行 DRC 验证,验证结果已经打包上交。根据 DRC 规则的标准修改后再检查,直到没有错误为止,如果有 DENSITY、最小 M1 面积问题暂时不用处理,这里 0.18 工艺要求金属密度不能超过 30%,,不视为版图有误。Р四、实验总结Р通过本实验学会在 Cadence 软件环境下自己设计一个放大器,绘制放大器版图并利用 Cadence 环境下的 Dracular 软件进行 DRC 验证。记住如何使用常用的快捷键以简化操作,并在版图设计中使用共质心等设计来减小电路可能产生的二级效应。了解集成电路版图设计的Р大致流程,学会建立一个 libarary 和新建 cellview,并独立完成一个普通运放的原理图绘制、仿真、版图设计、版图验证。熟悉 cadence 软件的使用,用各种软件环境完成版图。学会在设计中发现问题解决问题,学会看波形,分析问题总结原因,纠正版图错误。通过独立设计简单的运算放大器为今后学习集成电路板图制作打下基础。

收藏

分享

举报
下载此文档