全文预览

传感器课程设计

上传者:火锅鸡 |  格式:doc  |  页数:12 |  大小:472KB

文档介绍
十个数,为了扩大计数器范围,常用多个十进制计数器级连使用。同步计数器往往设有进位(或借位)输出端,故可选用其进位(或借位)输出信号来驱动下一级计数器,实现0~99的计数显示。其中为置数端,为加计数端,为减计数端,为非同步进位输出端, 为非同步借位输出端,P0、P1、P2、P3为计数器输入端,为清除端,Q0、Q1、Q2、Q3为数据输出端。Р图五计数电路的工作原理Р74LS192的主要功能:Р异步清零功能:当CR=1时,不论有无时钟脉冲CP和其他信号输入,计数器被清零,即Q3Q2Q1Q0 =0000。Р异步置数功能:当CR=0时,只要LD=0,不论有无时钟脉冲CP输入,D3-D0端并行输入数据d3-d0被置入计数器,即Q3Q2Q1Q0=d3d2d1d0。Р计数功能:当CR=0、LD=1、CPD=1时,CPU端输入计数脉冲,计数器进行十进制加法计数。在加计到最大数9(即Q3QР2Q1Q0=1001)时,CO端变为低电平。当输入第10个计数脉冲时,CO端由低电平跃变为高电平,其输出上升沿的进位信号,使相邻高位加1,同时计数器回到初始的Q3Q2Q1Q0=0000状态。Р当CR=0、LD=1、CPU=1时,CPD端输入计数脉冲,计数器进行十进制减法计数。在减计到Q3Q2Q1Q0=0000时,BO端变为低电平。如再输入一个计数脉冲时,BO端输出一个上升沿的借位信号,使相邻高位减1,同时计数器回到最大数Q3Q2Q1Q0=1001.Р计数器级联时,需将CO和BO依次与相邻高位的CPU、CPD相连。Р保持功能:当CR=0、LD=1、CPU=CPD=1时,BO=CO=1,计数器保持原状态不变。Р三、实验器材设备清单Р序号Р名称Р数量Р单件价格(元)Р1Р十进制加法计数器(74LS192)Р2Р2.5Р2Р电阻(R)Р10Р0.02Р3Р光敏晶闸管(VSP)Р1Р4Р稳压管(VDS)Р1Р0.06

收藏

分享

举报
下载此文档