分:由集成电路定时器555与RC组成的多谐振荡器作为时间标准信号源,protues仿真如下:Р 图3.1 555多谐振荡器Р用555组成的脉冲产生电路: R1=15*103Ω,R2=68*103Ω,C=10μF,则555所产生的脉冲的为:f=1.43/[(R1+2*R2)*103*10*106=0.947Hz。Р3.2 12分倒计时器的设计Р该部分主要由555定时器、十进制同步加/减计数器74LS192减法计数电路、CD4511译码电路和4个7段数码管及相关电路组成。运用2片可逆计数器74LS192来构成60进制的减计数器。这个计数器的低位即个位,不需要搭接任何反馈电路而直接运用74LS192芯片的减计数功能:时钟脉冲接到DN端,置数、清零端无效,即可以实现十进制的倒计时计数功能。而最低位的计数变化应当与时钟脉冲的变化同步。所以,原则上应当将时钟脉冲直接引到这片192计数器的减计数时钟脉冲输入端DN。该计数器的高位即十位,与低位的计数进制不相同。由于时间的分和秒都是60进制,所以这里的计数芯片74LS192必须要接成六进制的计数器。这里,我选用反馈置数的方法来实现这个功能。Р置数时,输出的数是与输入的数是一样的,所以我设置的数是5(二进制0101),这样,当计数器从0变到9时,由于进行了异步置数,9就在瞬间变成了5,计数输出的结果就变为0→5→4→3→2→1→0,实现了六进制的功能。Р12分钟倒计时分部分。也是运用两片可逆计数器74LS192来构成减计数器。在两片计数器的连接上,与秒部分一样。也是把低位的借位信号作为高位的时钟脉冲进行连接。而低位计数器的时钟脉冲则是用秒部分高位计数器的借位输出信号来充当的。Р运用以上两个计数器组合,就在低位计数器从0变到9或从0变到5的瞬间,在它的借位输出端出现一个电平的上升脉冲沿,从而使高位的计数器倒倒计一个数,实现倒计时功能,仿真如下: