稳态触发器,每一个触发器的功能如下图所示:Р由74LS221组成的逻辑控制电路由如下图所示,当1=1B=1时,触发脉冲从1A端输入,在触发端的负跳变作用下,输出端1Q可获得一正脉冲,采用相同的连接在2A端可获得负脉冲。Р由芯片74LS221的功能可利用他的可重触发性加宽门控信号,假设未加重触发脉冲时输出端的脉冲宽度为Tw1,加重触发脉冲后的脉冲变为Tw2,则:Р Tw2=T+Tw1РTw1=0.45RextCextР从而可以控制外界电容和电阻的大小来控制电路的时间常数,逻辑控制电路可以利用它产生的上升沿脉冲来控制锁存器的锁存,还可以利用他的下降沿脉冲来控制计数器的清零(也可用手动来清零),如此,逻辑控制电路便实现了控制的功能,控制电路图如下所示:Р3.4闸门电路设计Р 闸门电路由与非门组成,该电路有两个输入端和一个输出端,输入端的一端接门控信号,另一端接整形后的被测方波信号。闸门是否开通受门控信号的控制,当门控信号为高电平是,闸门开启,而门控信号为低电平时,闸门关闭。显然,只有在闸门开启的时间内,被测信号才能通过闸门进入计数器,计数器计数时间就是闸门开启时间。可见,门控信号的宽度一定时,闸门的输出值正比于被测信号的频率,计数显示系统再把闸门的输出结果显示出来,就可以得到被测信号的频率。Р3.5计数锁存器Р计数锁存电路由计数器和锁存器组成。Р计数器由4片74LS90按十进制计数组成,四个芯片级联而组成10000进制的计数器,计数器是将计数器个位的Q4与十位的CPA相连,十位的与百位的相连,百位的与千位的相连,千位的与万位的相连,如此组成进位,然后将在计数清零时将计数结果送入锁存器,从而可以读出稳定的读数。Р锁存器的作用是将计数器在1s结束时所得的数进行锁存,使显示器上能稳定的显示此时计数器的值,1s结束时,逻辑控制电路发出锁存信号,将此时计数器的值送到译码显示器电路图如下: