FPGA 自检装置遥控输出闪存通讯接口主站计算机系统开关量输入辽宁工业大学课程设计说明书(论文) 5 2.3.1 CPU 的选择 CPU 可以选用 AT 89C51 单片机芯片来构成,也可以由 PLC 可编程控制器来代替,本文研究内容主要以 AT 89C51 单片机芯片为例, 所以选用 AT89C51 单片机芯片, 其电路图如图 2.3 所示, 为双列直插式, 由40引脚组成。图 2.3 AT89C51 芯片电路图 2.3.2 复位电路设计复位电路的基本功能是:系统上电时提供复位信号,直至系统电源稳定后, 撤销复位信号。为可靠起见,电源稳定后还要经一定的延时才撤销复位信号,以防电源开关或电源插头分-合过程中引起的抖动而影响复位,当主站计算机系统发出整定命令后, 89C51 芯片需要进行复位过程,重新输入整定值,复位电路可以完成动作的整定和停止,其电路图如图 2.4 所示。采用电容与开关并联,再与电阻串联的方式,接 AT89C51 芯片的第九引脚。图 2.4 复位电路图辽宁工业大学课程设计说明书(论文) 6 2.3.3 时钟电路设计时钟电路用于产生 AT89C51 单片机工作时所必须的时钟控制信号, 89C51 单片机的内部电路在时钟信号的控制下,严格的执行指令进行工作,在执行指令时, CPU 首先要到程序存储器中取出所需要的指令操作码,然后译码,并由时序电路产生一系列控制信号去完成指令所规定的操作。在接受主站计算机系统发出的延时命令后,核心芯片要根据给定的数值来进行延时动作,时钟电路图如图 2.5 所示,设计采用双电容并联方式,图中晶振片的频率为 11.0592MHz 。图 2.5 时钟电路图 2.3.4 保护现场单元控制核心模块由 AT89C51 芯片,时钟电路,复位电路组成的保护现场单元控制核心模块, 如图 2.6 所示,复位电路接在 AT89C51 的/RET 引脚。