全文预览

最新计算机组成原理实验报告 存储器和总线实验

上传者:叶子黄了 |  格式:doc  |  页数:4 |  大小:99KB

文档介绍
~H7作为地址〔A0~A7〕输入,置55H〔对应开关如下表〕РH7РH6РH5РH4РH3РH2РH1РH0Р数据总线值РA7РA6РA5РA4РA3РA2РA1РA0Р8位数据Р0Р1Р0Р1Р0Р1Р0Р1Р55HР置各控制信号如下:РH22РH21РWMРRM、BUSР0Р1Р按脉冲单元中的PLS1脉冲按键,在EMCK上产生一个上升沿,数据从内部数据总线流向外部数据总线,将数据66H写入地址为55H的存储单元。Р〔二〕读存储器的数据到总线上Р保持刚做的实验中电源开启和线路连接不变,只拔掉内部数据总线DJ8与CPT-B板上二进制开关单元中的J2插座相连〔对应二进制开关H8~H15〕的连接。Р按启停单元中的运行按钮,置实验机为运行状态。Р二进制开关H0~H7作为地址〔A0~A7〕输入,置55H〔对应开关如下表〕РH7РH6РH5РH4РH3РH2РH1РH0Р数据总线值РA7РA6РA5РA4РA3РA2РA1РA0Р8位数据Р0Р1Р0Р1Р0Р1Р0Р1Р55HР置各控制信号如下:РH22РH21РWMРRM、BUSР1Р0Р按脉冲单元中的PLS1脉冲按键,在EMCK上产生一个上升沿,数据从外部数据总线流向内部数据总线,将存储器55H单元的内容输出,应该为刚做实验中写入的数据66H。此时数据总线上的LED指示灯IDB0~IDB7显示结果为66H。РР五、总结Р通过这次实验我熟悉了存储器和总线的硬件电路,意识到在实验中连接线路是相当重要的一步,线路连接出错导致数据写入不正确,影响实验的结果,在这次实验连线过程中我自己总结了防止出错的方法,就是在接线图上将已经连接好的局部作上记号,连接完后在检查一遍各个分区的条数是否和实验接线图上的一样,如果一样距可以进行下面的实验步骤,就算出错了,改起来也容易多了。通过本次实验提高了我的动手能力,并且对存储器和总线的结构有了更深的了解。

收藏

分享

举报
下载此文档