全文预览

IEEE期刊论文翻译

上传者:qnrdwb |  格式:doc  |  页数:44 |  大小:0KB

文档介绍
点ln1被连接到包括六支晶体管的РРРР9РРРSchmitt触发器[9]。 当结ln1是低的时,结nq高, M6打开,并且结int2被充电。 如果在结的TF从低变到高,改变结nq状态,需要首先在结int2放电。 当有一个相反脉冲信号加在节点ln1,一个相似的情景发生。 所以,这台Schmitt触发器可能提供更好的容忍能力(强壮)给软体错误由于充电在结int1和int2。 提出的锁存器更慢归结于滞后现象。当CLK是低的时,并且NCLK高,反馈环路保留数据,并且Schmitt触发器配置提供更好的容忍能力(强壮)给软体错误。РРC.射地-基地放大施密特触发锁存器Cascode Schmitt Trigger LatchР在图4显示的ST锁存器,反馈环路包括变换器I2和时钟受控传输门T2。反馈环路的一种供选择的电路如图5显示,两个锁存器都使用一种数字式РРРР10РРРcascade配置,。 在Figs. 4和5的反馈电路在数据保留的阶段亚稳态的操作operation of exiting the metastable state是不同德。 如在的参考文献[13]中,当使用为一个弱信号放大器的减少的米勒作用,共基放大器配置比传输门配置提供更好的能力退出亚稳态由于将降低性能,。 模仿结果表示,与cascode反馈(Cascode ST锁存器)的ST锁存器达到3.34 fC重要充电在32纳米CMOS工艺,0.9 V电源,室温,相比3.00fc的带有传输门反馈st锁存器。当CLK为高,NCLK低在图4和图5中的锁存器结果相似,并且在ST锁存器和Cascode ST锁存器的功耗和延迟表现的之间没有重大区别。 与在图4的ST锁存器比较, Cascode ST锁存器达到11%重要充电改善,在功耗和性能上没有的损失。РР四、结论对比ASSESSMENT AND COMPARISONРРРР10

收藏

分享

举报
下载此文档