针Р (R2)=字节数Р出口:?(R0)=和数高位地址指针(和数存放在加数所在单元)Р CLR CР?LOOP:?MOV A,?@R0Р ADDC A,?@R1Р MOV @R0,?AР INC R0Р INC R1Р DJNZ R2,?LOOPР JNC GETР MOV @R0,#01HР RETРGET:?DEC R0Р RETР小系统设计(10分)Р系统RAM容量为8K(6264)地址为6000H-7FFFH,ROM容量8K(2764),一片74LS273作为输出端口,地址为8000H。一片74LS244作为输入端口。地址为8001H。Р请设计该系统的硬件线路Р 2764 6264 74LS273РD0 Q0РD7 Q7Р /CKРD0 A0РD7Р/RDР/CS A12РD0 A0РD7Р/RDР A12Р/WRР/CSР A0 A0Р D0-7 D0-7 D0-7Р/PSENРCS1Р A12 /RD CS3Р /WR A12 РA0 Y0РA7 Y7Р /1G /2GР CS2Р D0-7Р 74LS244Р 74LS138РC Y0РB Y1РA Y2Р Y3Р/G1 Y4Р/G2 Y5РG3 Y6Р Y7Р A15 CS1Р A14 Р A13 CS4Р CS2 Р+Р+Р GNDР GND A0 CS3 /A0 CS4Р +5V Р /WR /RDР综合题(20分)Р有一个8位的D/A芯片,片上有8位数据线,/WR及/CS信号线,要求用其构成一个任意函数发生器,每个函数周期为256字节构成。D/A地址为8000HР试设计硬件接口Р编写相应的软件框图和软件(延时软件可以直接调用子程序DELAY)РD0РD7 AoutР/WRР/CSР该题的解题方法很多,这里无法写出各种Р可能的答案。但答题中应该包括电路,以及Р和电路相匹配的软件。一般应该用查表法Р来编程。