全文预览

毕业设计(论文)-下棋定时钟设计

上传者:读书之乐 |  格式:doc  |  页数:24 |  大小:0KB

文档介绍
电容和石英晶体与内部电路形成振荡,振荡频率有很高的稳定度和精度,Q5~Q14输出的是分别除以……的频率,Cb用于微调频率[3]。图4CD4060常用电路图2.2.24013的功能用双D触发器4013构成T'触发器,实现二分频。2.2.3秒脉冲的实现由CD4060和4013组成的秒脉冲部分电路如图5,设计中C4选取15pF的瓷介电容,C5选30pF的微调电容。图5秒脉冲部分总电路图在4013的信号输出端和两块74LS192计数脉冲进入端之间加入一个拨动开关S3(见总电路图),作为开始或暂停键使用。再加入发光二极管做指示灯,为保证其正常工作,采用与按键指示灯相同的接法,电阻采用同样大小的470Ω。2.3倒计时的设计要实现倒计时,除了秒脉冲之外,还需要倒计时计数器,此处可采用74LS192实现,因为74LS192是异步置数,同步可逆十进制计数器,且输出为BCD码。2.3.174LS192的特点选用74LS192是因为要求一开始显示的值为0~60秒中预选的数,而74LS192是可以预置的,其功能简介如下[4]:(1)CR是异步清零端,且高电平有效;(2)是并行置数端,低电平有效,且在CR=0时有效;(3)CPU和CPL是两个时钟脉冲,当CPL=1时,时钟脉冲由CPU端接入,并且CR=0,=1时,74LS192处于加计数状态;当CPL=1脉冲从CPD端输入,且CPL=CPU=1时,计数器处于保持状态。当CPL=1脉冲从CPD端输入,且CR=0,=1计数器处于减计数状态。(4)是非同步进位输出端,是非同步借位输出端。74LS192的视图及管脚简介如图6,真值表如表1。图674LS192引脚图表174LS192的真值表输入输出CRCPLCPDD3D2D1D0Q3Q2Q1Q01×××××××000000××dcbadcba0111××××加计数0111××××减计数2.3.2秒倒计时的实现

收藏

分享

举报
下载此文档