salve 接口连接实现。在系统中对这两个 IP 分配 Light weight HPS-to-FPGA Bridge 地址空间中的基地址,供 HPS 对 IP 模块进行寻址访问。 3: VGA 显示: 第一个图层和第二图层模块的显示是由 LOG_Generate_ 0 来实现的,主要是在显示屏上显示“郑州大学”字样。背景层是由 timing_adapter_0 和 alt_vip_tpc_0 组件来实现。显示控制模块主要由 Clocked Video Output 组件来实现, 通过 Avalon 接口与 Alpha Blending Mixer Avalon 接口相连接。直接输出 VGA 格式的视频图像在显示屏上。结果分析: 系统采集到的视频画面质量良好, 清晰度高, 是一种可行的行车记录仪解决方案。因系统中引入了各类格式转化库导致系统处理时间过长, 导致 fps 降低, 后续可将转化库进行整合, 以达到优化转换时间, 提高 fps 。参考文献[1] 《C 程序设计语言(第2版)》 Brian W.Kernighan Dennis M.Ritchi e 著机械工业出版社 2012 年[2] 《 ARM&Linux 嵌入式系统教程》, 马忠梅等著北京航空航天大学出版社, 2004 年[3] 《 TCP/IP 详解卷1: 协议》 W.Richard Stevens 著机械工业出版 4 社 2013 年[4] 《 Verilog 数字系统设计教程》夏宇闻编著北京航空航天大学出版社 2013 年7 月出版[5]Altera 公司提供的数据手册:《 Video and Image Processing Suite 》和《 Embedded Peripheral IP User Guide 》[6] 友晶科技提供培训教程:《 DE1_SOC Training Matirial 》