全文预览

基于单片机喷泉控制电路的设计与仿真大学毕设论文

上传者:相惜 |  格式:doc  |  页数:46 |  大小:0KB

文档介绍
的 Flas h 只读程序存储器,器件采用ATME L公司的高密度、非易失性存储技术制造,兼容标准MCS-5 1 指令系统及 80C51 引脚结构,芯片内集成了通用 8位中央处理器和 ISP Flash 存储单元, 功能强大的微型计算机的 AT89S52 可为许多嵌入式控制应用系统提供高性价比的解决方案。如图 3.1 ,由复位电路、晶振及 ISP 下载线接口电路组成( ISP 在线下载便于程序更新,有利于系统的维护,ISP 下载线配合 KEIL C51 软件能很方便把程序下载到 52单片机)。完成情况:……。所得收获:……。图3.1 单片机复位、晶振、 ISP 下载接口电路 AT89S52 具有以下标准功能: 8k字节 Flash ,256 字节 RAM ,32位I/O 口线,看门狗定时器, 2 个数据指针,三个 16 位定时器/ 计数器,一个 6 向量 2 级中断结构,全双工串行口,片内晶振及时钟电路。另外, AT89S52 可降至 0Hz 静态逻辑操作,支持 2种软件可选择节电模式。空闲模式下, CPU 停止工作,允许 RAM 、定时器/计数器、串口、中断继续工作。掉电保护方式下, RAM 内容被保存,振荡器被冻结,单片机一切工作停止, 直到下一个中断或硬件复位为止。如图 3.2 为51系列单片机的引脚结构图。基于单片机喷泉控制电路的设计与仿真图3.2 单片机引脚结构图 VCC :电源 GND :接地 P0口: P0口是一个 8位漏极开路的双向 I/O 口。作为输出口,每位能驱动 8个TTL 逻辑电平。对P0端口写“1”时,引脚用作高阻抗输入。当访问外部程序和数据存储器时, P0 口也被作为低 8 位地址/ 数据复用。在这种模式下, P0 具有内部上拉电阻。在 flas h 编程时, P0 口也用来接收指令字节;在程序校验时,输出指令字节。程序校验时,需要外部上拉电阻。

收藏

分享

举报
下载此文档