全文预览

智能电子计时器系统毕业设计

上传者:随心@流浪 |  格式:doc  |  页数:51 |  大小:0KB

文档介绍
l”,通过内部的上拉电阻把端口拉到高电平,此时可作输入口。作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流( IIL )。在Flash 编程和程序校验期间,P1 接收低 8位地址。部分端口还有第二功能,如表 2-1 所示。 6 表 2-1 P1 口部分引脚的第二功能端口引脚第二功能 P1.5 MOSI( 用于 ISP 编程) P1.6 MISO( 用于 ISP 编程) P1.7 SCK ( 用于 ISP 编程) P2口:P2是一个带有内部上拉电阻的 8位双向 I/O口,P2的输出缓冲级可驱动(吸收或输出电流) 4个TTL 逻辑门电路。对端口写“1”,通过内部的上拉电阻把端口拉到高电平,此时可作输入口,作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流( IIL )。在访问外部程序存储器或 16位地址的外部数据存储器(例如执行 MOVX@DPTR 指令)时, P2口送出高 8位地址数据。Flash 编程或校验时,P2亦接收高位地址和其它控制信号。 P3口: P3口是一组带有内部上拉电阻的 8位双向 I/0口。 P3口输出缓冲级可驱动(吸收或输出电流)4个TTL 逻辑门电路。对P3口写入“l”时, 它们被内部上拉电阻拉高并可作为输入端口。P3口更重要的用途是它的第二功能, P3口还接收一些用于 Flash 闪速存储器编程和程序校验的控制信号。如下表 2-2 所示: 表 2-2 P3 口的特殊功能端口引脚第二功能 P3.0 RXD ( 串行输入口) P3.1 TXD ( 串行输出口) P3.2 INT0 ( 外部中断 0) P3.3 INT1 ( 外部中断 1) P3.4 T0( 计时器 0 外部输入) P3.5 T1( 计时器 1 外部输入) P3.6 WR( 外部数据存储器写选通) P3.7 RD( 外部数据存储器读选通)

收藏

分享

举报
下载此文档