理图中的器件符号被版图中的器件所代替,而原理图中的连线也用版图中的导线来表示,最终电路的形状就被版图的形状所代替了。因此也可以这么说,所见的版图就是需要的电路,最终将版图提交给生产厂家。版图完成之后,把数据交给晶片制造厂进行生产,一般需要经过6至8周的时间,厂家会制造好电路,将芯片返回给设计者。最后是对完成的芯片进行一些测试。在管壳或测试PCB板上封装上芯片,使用测试仪器,通过设计外围电路进行测试,得到所设计电路的测试结果进行对比。图1.1模拟集成电路设计流程在经过“确定目标——电路仿真——版图制作——流片测试”这4个步骤后,才能算完成了全部的电路设计流程。将最后的测试结果和最初的电路指标进行比较,总结电路设计的结果。从而为下一次的电路设计做准备。1.3主要工作以及任务分配1.3.1主要工作(1)收集CMOS运算放大器和模拟集成电路版图设计的相关资料。(2)分析CMOS运算放大器电路的构成和基本原理并对其相关电路进行筛选。(3)学习有关参考书籍,掌握有关设计、计算方法。(4)方案论证与比较。(5)电路的单元设计(6)对电路进行仿真和参数分析(7)版图设计与优化。(8)DRC验证及修改仿真。(9)设计总结。1.3.2任务分配(1)第3周:资料收集及整理。(2)第4周:设计基本原理图,并提交毕业设计开题报告。(3)第5周~第8周:对设计的电路进行版图设计。(4)第9周~第14周:根据从版图中提取的参数,进行软件仿真。将仿真结果与设计参数进行比较,如不满足设计指标要求,则修改版图,再提取参数、仿真对比,知道满足需要为止。(5)第15周~第16周:撰写设计报告,提交符合规范的设计报告。(6)第17周:答辩。1.4小结本小节主要介绍了CMOS运放的研究背景以及研究内容,还介绍了模拟集成电路设计的基本流程。使我们对设计模拟集成电路有了初步的了解。最后指出了本次设计主要工作以及主要内容。